发表(biǎo)时间: 2021-07-28 15:15:48
作者: 成都(dōu)米兰和朗锐芯科技发(fā)展(zhǎn)有(yǒu)限公司
浏览(lǎn):
全球(qiú)半导体市场格(gé)局已成三足鼎立之势,ASIC (Application Specific Integrated Circuits,专用集成电路)、ASSP(ApplicaTIon Specific Standard Parts,特殊应用标准产品)、FPGA(Field Programmable Gate Array,现场可(kě)编程(chéng)门阵列)三(sān)分天下(xià)。
相(xiàng)较于(yú)ASIC和ASSP巨(jù)大的市(shì)场容(róng)量而言,FPGA还只是(shì)一个小众(zhòng)市场。但是(shì)市(shì)场统计研究数(shù)据表明,FPGA已经逐步侵蚀ASIC和ASSP的(de)传统市场,并处于快速增长阶段。
现阶段FPGA的(de)应用(yòng)不断扩展,从汽车、广播、计(jì)算机(jī)和存(cún)储、消费类、工业(yè)、医疗、军(jun1)事、测试(shì)测量、无线和(hé)固网(wǎng),应用领(lǐng)域正向各行各业渗透。
根据器件发展历程(chéng)以及市场应用需求发展趋势,FPGA今后仍然主(zhǔ)要朝以下(xià)几大方向(xiàng)发展:
第一,高密度、高速度、宽频带(dài)、高(gāo)保密;
第二,低电压、低功耗(hào);
第(dì)三(sān),低(dī)成本、低价格;
第四,IP核(hé)复用、系(xì)统集成(chéng);
第五(wǔ),动态可重构及单片集群。
FPGA设计中时钟信号的设计与(yǔ)处理(lǐ)是保证系(xì)统(tǒng)稳定(dìng)工作的重要组成部分,随着FPGA器件规模的不断增大,集成度不断提高,多时钟域(yù)管理、时钟延迟(chí)、时钟信(xìn)号完整性和(hé)相位偏移等已成为影响FPGA设计的关键因(yīn)素(sù)
这些发(fā)展方向并不相互排斥,成都朗(lǎng)锐(ruì)芯科技已经结合几(jǐ)种发展方向上(shàng)的特点,形成功能性能更(gèng)强大的产品。